发(fā)表(biǎo)时(shí)间: 2021-07-28 15:15:48
作者(zhě): 成都MK官网和朗锐芯科(kē)技发展有限公司
浏(liú)览:
全球半导体(tǐ)市场格局已成(chéng)三足鼎立之势,ASIC (Application Specific Integrated Circuits,专用集成电路)、ASSP(ApplicaTIon Specific Standard Parts,特殊应用(yòng)标准产品)、FPGA(Field Programmable Gate Array,现场可(kě)编程门阵(zhèn)列)三分(fèn)天下。
相较于ASIC和(hé)ASSP巨大(dà)的市(shì)场(chǎng)容量而言,FPGA还只(zhī)是(shì)一(yī)个小(xiǎo)众(zhòng)市场。但(dàn)是市场统(tǒng)计研究数(shù)据表明,FPGA已经逐步侵蚀ASIC和ASSP的(de)传统市场,并(bìng)处于(yú)快速增(zēng)长(zhǎng)阶段。
现阶段(duàn)FPGA的应用(yòng)不断扩展,从汽车(chē)、广播(bō)、计算机和存(cún)储、消费类、工(gōng)业、医疗、军事、测试测量、无线和(hé)固网,应(yīng)用(yòng)领域(yù)正向各行各业渗透。
根(gēn)据器件发展历(lì)程(chéng)以(yǐ)及市场应用(yòng)需(xū)求发展趋势(shì),FPGA今后仍然主要朝以下(xià)几大方向(xiàng)发展:
第(dì)一,高密度、高速度、宽频带、高保密;
第二,低电压、低功耗;
第三,低成本、低价格;
第四,IP核复用、系统集(jí)成;
第五(wǔ),动态可重构(gòu)及单(dān)片集群。
FPGA设计中时钟信号的设计与处理是保证系(xì)统稳定工(gōng)作的重要组成部分(fèn),随(suí)着FPGA器件规模的(de)不断增(zēng)大(dà),集成度(dù)不断提高,多时钟域管理、时钟延迟、时钟信(xìn)号(hào)完整性和相位偏移等已(yǐ)成(chéng)为(wéi)影响FPGA设(shè)计的关键因素
这些发展方向并不相互(hù)排斥,成都MK官网和朗锐芯科技已经结合几种发展方向上的(de)特点,形成功能性(xìng)能更强大的产品。